顶部

集成电路/CXD4016R
商品型号:CXD4016R

参考起售量(pcs)参考价格
品牌:索尼(SONY)
封装:-
货期:30天
已售出: 15821个
库存数量:0 个(可订货)

  • 商品名称:CXD4016R
  • 商品品牌:索尼(SONY)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    CXD4016R

  • 封装规格:-
  • 商品编号:CYDOM185120233
  • 商品重量:0.000100kg
CXD4016R中文资料
CXD4016R中文资料第11页精选内容: CXD4016R - 11 - 功能描述时钟发生器的描述 1.该LSI芯片可通过将24.576MHZ晶体振荡器连接到OSCI来产生系统时钟脉冲引脚和OSCO引脚.此外,它还包含1M Ω(典型值)OSCI和OSCO引脚之间的反馈电阻. 2.通过向OSCI引脚输入一个24.576MHZ的外部振荡时钟脉冲作为系统时钟同时保持OSCO引脚开路. 3.请将系统时钟的频率精度保持在24.576MHZ以内 ±100PPM. PLL电路的描述 1.除使用OSCI引脚提供系统时钟脉冲外,该LSI需要调制时钟由PLL电路提供的脉冲. LSI芯片上提供的PLL电路可用于此目的目的. 2.如果数字音频输入信号的采样频率为FS,则提供调制时钟脉冲由PLL电路产生的频率为640FS. 3.当使用LSI上的PLL电路时,向EXCKSEL引脚和VCOT引脚输入一个低电平.此外, LSI的电荷泵电流输出APCPO引脚必须连接一个外部滞后引线滤波器 PLL电路.确保所涉及的布线尽可能短. 4.当不使用LSI上的PLL电路时,必须为LSI芯片提供一个外部PLL电路.向EXCKSEL引脚输入高电平,向VCOT引脚输入调制时钟脉冲.参考资料用于产生时钟脉冲的PLL电路的信号被输出到PLREF引脚,并且其频率被设置到FS.此时,输入到VCOT引脚的时钟脉冲的频率除以640在LSI内部,具有最终频率的脉冲输出到PLVAR引脚.引脚设置/串行数据接口该LSI的设置模式可以大致分为两种:引脚设置模式和串行数据接口模式.通过设置串行数据接口模式,在引脚设置模式和串行数据之间切换接口模式启用.例如,将SCEN01位设置为“0”,使引脚设置模式有效并将其设置为 “1”在串行数据接口模式下的地址01期间验证串行数据接口设置模式. (见“(3)系列设置命令表“).以下是即使在串行数据中也可以设置的引脚接口模式. EXCKSEL引脚,DIVCODE引脚,CHNM_BL引脚,
CXD4016R关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*CXD4016R中文资料的内容均为机器翻译结果,仅供参考

共10页,到第