顶部

集成电路/HCF4046BEY
商品型号:HCF4046BEY

参考起售量(pcs)参考价格
品牌:ST(意法半导体)
封装:-
货期:1天
已售出: 0个
库存数量:0 个(可订货)

  • 商品名称:HCF4046BEY
  • 商品品牌:ST(意法半导体)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    HCF4046BEY

  • 封装规格:-
  • 商品编号:STM181409067
  • 商品重量:0.000100kg
HCF4046BEY中文资料
HCF4046BEY中文资料第2页精选内容: HCF4046B 2/12 VCO部分 VCO需要一个外部电容C1和一个或两个外部电阻(R1或R1和R2).电阻R1和电容C1决定 VCO和电阻器R2的频率范围使VCO具有频率偏移 需要. 高输入阻抗(10 12 Ω)的 VCO简化了低通滤波器的设计允许该设计师一个宽选择的电阻器与电容器的比率.为了不加载低通滤波器,一个源跟随器的输出 VCO输入电压在端子10处提供 (DEMODULATED OUTPUT).如果这个终端是 使用时,应该有一个 10KΩ或更高 的负载电阻(R S ) 从这个端子连接到V SS . 如果没有使用这个终端应该保持开放. VCO可以直接或通过频率连接分频器输入到相位的比较器输入比较.一个完整的CMOS逻辑摆动可用在VCO的输出,并允许直接耦合到CMOS分频器等 HCF4024B,HCF4018B,HCF4020B,HCF4022B, HCF4029B和 HBF4059A.一要么更多 HCF4018B(可预设的N分频计数器)或 HCF4029B(可预设加/减计数器)或 HBF4059A (可编程的的除以“N”计数器),一起同该 HCF4046B (锁相环)可以用来建立一个微功率低频合成器.一个逻辑0在INHIBIT输入“使”VCO和源极跟随器,而逻辑1“关闭”两者尽量减少待机功耗.相位比较器相位比较器信号输入(端子14)可以直接耦合提供的信号摆动在CMOS逻辑电平内[逻辑“0” ≤30% (V DD -V SS ),逻辑“1”≥(V DD -V SS )的 70% ]. 对于较小的摆动信号必须是电容式的耦合到信号处的自偏置放大器输入.相位比较器I是一个异或门网络;它操作太苛刻,过度驱动平衡调音台.为了最大化锁定范围,信号和比较器输入频率必须有50%的工作周期.没有信号或噪音信号输入端,这个相位比较器有一个 平均输出电压等于V DD / 2. 该连接到相位输出的低通滤波器比较器I提供平均电压 VCO输入,使VCO振荡中心频率(fo).的频率范围输入信
HCF4046BEY关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*HCF4046BEY中文资料的内容均为机器翻译结果,仅供参考

共10页,到第