顶部

集成电路/ICS5314BI01L
商品型号:ICS5314BI01L

参考起售量(pcs)参考价格
品牌:ICST
封装:-
货期:30天
已售出: 61728个
库存数量:0 个(可订货)

  • 商品名称:ICS5314BI01L
  • 商品品牌:ICST
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    ICS5314BI01L

  • 封装规格:-
  • 商品编号:ACE184272054
  • 商品重量:0.000100kg
ICS5314BI01L中文资料
ICS5314BI01L中文资料第9页精选内容: 85314BGI-01 WWW.ICST.COM/PRODUCTS/HIPERCLOCKS.HTML REV. E 2005年9月23日 9集成电路 SYSTEMS,INC. ICS85314I-01 L OW S KEW ,1- 至 -5 D IFFERENTIAL - 至 -2.5V / 3.3V LVPECL F ANOUT B UFFER 推理 信息 F IGURE 2. S INGLE E NDED S IGNAL D RIVING D IFFERENTIAL I NPUT图2显示了差分输入如何接线单端水平.参考电压V_REF = V CC / 2是由偏置电阻R1,R2和C1产生.这个偏置电路应尽可能靠近输入引脚.比例 W 将 D IFFERENTIAL I NPUT传送 给 CCEPT S INGLE E NDED L EVELS可能需要调整R1和R2的位置来放置V_REF输入电压摆动的中心.例如,如果输入时钟摆幅只有2.5V和V CC = 3.3V,V_REF应为1.25V和R2 / R1 = 0.609. V_REF R1 1K C1 0.1U R2 1K单端时钟输入 CLK NCLK VCC 我 NPUTS : CLK I NPUT :对于不需要使用时钟输入的应用程序,它可以悬空.虽然不是必需的,但额外的保护,1K Ω电阻可以从CLK输入端连接到地面. CLK / NCLK I NPUT :对于不需要使用差分输入的应用, CLK和NCLK都可以悬空.虽然不是必需的,但为了额外的保护,1K Ω电阻可以连接起来 CLK接地. LVCMOS C ONTROL P INS :所有控制引脚都具有内部上拉或下拉;额外阻力不是必需的,但可以额外添加保护. 1K Ω电阻可以使用. 关于 未使用的 NPUT和 OTPUT P INS的 修正案 O UTPUTS : LVPECL O UTPUT所有未使用的LVPECL输出都可以悬空.我们建议不要附上任何痕迹.双方的差分输出对应悬空或终止.
ICS5314BI01L关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*ICS5314BI01L中文资料的内容均为机器翻译结果,仅供参考

共10页,到第