顶部

集成电路/Z8023010PSG
商品型号:Z8023010PSG

参考起售量(pcs)参考价格
品牌:ZiLOG
封装:-
货期:30天
已售出: 37695个
库存数量:0 个(可订货)

  • 商品名称:Z8023010PSG
  • 商品品牌:ZiLOG
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    Z8023010PSG

  • 封装规格:-
  • 商品编号:CYDOM185120064
  • 商品重量:0.000100kg
Z8023010PSG中文资料
Z8023010PSG中文资料第9页精选内容: PS005308-0609引脚说明 Z80230 / Z85230 / L产品规格 4 Z85230 / L和Z80230的通用引脚下面提供了Z85230 / L和Z80230通用引脚的引脚说明: CTSA,CTSB(清除发送(输入,低电平有效)) - 这些引脚用作发射器如果它们被编程为AUTO ENABLE(WR3位5为1),则启用,在这种情况下A每个输入低电平使相应的发射器.如果没有编程为AUTO ENABLE , 引脚可以用作通用输入. 这些引脚是施密特触发器缓冲以适应缓慢的上升时间输入. ESCC检测这些引脚上的脉冲并可能在两个逻辑电平转换中中断CPU. DCDA,DCDB(数据载波检测(输入,低电平有效)) - 这些引脚的功能如下接收器使能,如果他们编程为自动启用(WR3位5是1);除此以外,它们被用作通用输入引脚.这些引脚是施密特触发器缓冲的适应缓慢的上升时间信号. ESCC检测这些引脚上的脉冲并可能在两个逻辑电平转换中断CPU. RTSA,RTSB(请求发送(输出,低电平有效)) - RTS引脚可以用作通用输出或AUTO ENABLE功能.当AUTO-ENABLE是这些引脚遵循WR5位1的反转状态.当与AUTO- ENABLE功能处于异步模式,当该引脚立即变为低电平时 WR5位1为1.当WR5位0为0时,该引脚保持低电平直到发送器为空.在同步数据链路控制(SDLC)模式下,可以将RTS引脚编程为 WR10位2为0,WR5位1为0. SYNCA,SYNCB(同步(输入或输出,低电平有效)) - 这些引脚可以作为输入,输出或者作为晶体振荡器电路的一部分.在ASYNCHRO- NOUS RECEIVE模式(未选择晶体振荡器选项),这些引脚是输入SIMI-大到CTS和DCD.在这种模式下,这些线上的转换会影响SYNC /读寄存器0中的HUNT状态位,但没有其他功能.在外部同步模式下,如果未选择晶振,这些线也作为输入.在此模式下,SYNC被驱
Z8023010PSG关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*Z8023010PSG中文资料的内容均为机器翻译结果,仅供参考

共10页,到第