返回顶部

集成电路/Z84C9008VEG
商品型号:Z84C9008VEG

参考起售量(pcs)参考价格
品牌:ZiLOG
封装:-
货期:30天
已售出: 96072个
库存数量:0 个(可订货)

  • 商品名称:Z84C9008VEG
  • 商品品牌:ZiLOG
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    Z84C9008VEG

  • 封装规格:-
  • 商品编号:CYDOM185120137
  • 商品重量:0.000100kg
Z84C9008VEG中文资料
Z84C9008VEG中文资料第18页精选内容: PS011804-0612引脚说明 Z84C90 KIO串行/并行计数器/定时器产品规格 11 CS.片选(输入,低电平有效).用于激活内部寄存器解码MECH-并且允许KIO执行与CPU之间的数据传输. CTSA,CTSB.清除发送(输入,低电平有效).这些信号是调制解调器控制SIG- NALS为串行通道.当为自动使能编程时,这些引脚为低电平使他们各自的发射机.如果没有编程为自动启用,这些引脚可能用作通用输入信号. D0-D7.数据总线(双向,高电平有效,三态).用于数据交换之间 CPU和KIO进行编程和数据传输. KIO也监测数据总线用于从中断返回(RETI)指令来维持其中断服务 (IUS)状态. DCDA,DCDB.数据载波检测(输入,低电平有效).这些信号是现代控制串行通道的信号.当为自动使能编程时,这些引脚为低电平使他们各自的接收器.如果没有编程为自动启用,这些引脚可能是用作通用输入信号. DTRA,DTRB.数据终端就绪(输出,低电平有效).这些信号是调制解调器 TROL信号为串行通道.他们按照各自的程序编制串行通道,并分别与端口C的第5和第2位复用. IEI.中断使能输入(输入,高电平有效).该信号与中断使能输出一起使用 (IEO)在有多个中断驱动器件时构成优先级菊花链.此线上的高表示没有更高优先级的设备正在请求中断. IEO.中断使能输出(输出,高电平有效).该信号与中断使能一起使用在(IEI)中,当有多个中断驱动器件时,形成优先级菊花链.此线上的高表示此设备正在请求中断,优先级设备,不请求中断.低阻塞任何较低优先级的设备从请求中断. IORQ.输入/输出请求(输入,低电平有效). IORQ与RD,A0-A3和CS一起使用在KIO和CPU之间传输数据.当IORQ,RD和CS处于低电平时,由A0-A3选择的设备将数据传输到CPU.当IORQ和CS处于活动状态时低,但RD处于活动状态高电平,由A0-
Z84C9008VEG关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*Z84C9008VEG中文资料的内容均为机器翻译结果,仅供参考

共10页,到第