返回顶部

集成电路/7812
商品型号:7812

参考起售量(pcs)参考价格
1 个以上¥95/个
品牌:ADI(亚德诺)
封装:-
货期:7天
已售出: 31826个
库存数量:0 个(可订货)

  • 商品名称:7812
  • 商品品牌:ADI(亚德诺)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    7812

  • 封装规格:-
  • 商品编号:ADI1811518300
  • 商品重量:0.000100kg
7812中文资料
7812中文资料第14页精选内容: AD7811 / AD7812 -14- REV.乙 DIN DOUT CONVST V DD 6040 HEX无效 4040 HEX有效数据有效数据 4040 HEX ?充电 1.5秒 ?兑换 2.3秒 ?兑换 2.3秒图15. AD7812的读/写序列操作模式选择AD7811和AD7812的操作模式当(逻辑)状态的时候 CONVST在最后检查转换.如果 CONVST信号最后是逻辑高电平的转换,部分不断电,在模式1.然而,如果 CONVST信号被带入逻辑低电平转换结束之前,AD7811和AD7812将在转换结束时关闭.这是模式2操作.模式1操作(高速采样)当AD7811和AD7812在模式1下工作时在转换之间不会关闭.这种操作模式,可以实现高吞吐量.时机图16中的图表显示了这个最佳吞吐率是通过带来的结束前CONVST信号高的转换.采样电路离开其跟踪模式并进入坚持下去的 CONVST.转换也是初始化的,在这个时候.转换需要2.3 μs来完成.在这一点,目前转换的结果被锁存到了串行移位寄存器和状态寄存器检查CONVST信号.该 CONVST信号在结束时应该是逻辑高转换以防止部件掉电.串口 AD7811和AD7812上的端口在上升沿使能在RFS信号的上升沿之后的第一个SCLK串行接口部分.正如前面所解释的那样,应该在转换过程结束之前发生不被关闭.串行读取可以在任何地方进行阶段后的上升边缘 CONVST.如果串行读取是初始化的,在当前转换过程结束之前(即,在时间“A”),之前转换的结果被移出 DOUT引脚.可以允许串行读取扩展超出转换的结束.在这种情况下,新的数据将会不被锁存到输出移位寄存器直到读取已完成. AD7811的动态性能和在读取期间,AD7812通常会降低3 dB转换.如果用户等到转换结束过程,即2.3 μs在CONVST的下降沿之后(Point “B”)在开始读取之前,当前的转换结果是向外移动.串行读取必须至少在100 ns之前完成下一个
7812关联型号
机译版中文资料(2/10) 英文原版数据手册(2/10)

*7812中文资料的内容均为机器翻译结果,仅供参考

共10页,到第