返回顶部

集成电路/EVAL-AD5781SDZ
商品型号:EVAL-AD5781SDZ

参考起售量(pcs)参考价格
1 个以上¥95/个
品牌:ADI(亚德诺)
封装:-
货期:7天
已售出: 21807个
库存数量:0 个(可订货)

  • 商品名称:EVAL-AD5781SDZ
  • 商品品牌:ADI(亚德诺)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    EVAL-AD5781SDZ

  • 封装规格:-
  • 商品编号:ADI1811505150
  • 商品重量:0.000100kg
EVAL-AD5781SDZ中文资料
EVAL-AD5781SDZ中文资料第8页精选内容: AD5781数据表牧师D |第8页,共28页引脚配置和功能描述 1 2 3 4五 6 7 8 9 10 V OUT V REFPS V REFPF CLR重启 V DD INV IOV CC V CC LDAC 20 19 18 17 16 15 14 13 12 11 AGND V SS V REFNS同步 DGND V REFNF SDO SDIN SCLK R FB AD5781顶视图 (不按比例)图4.引脚配置表6.引脚功能描述销号助记符描述 1 INV连接到外部放大器的反相输入.有关更多详细信息,请参见AD5781特性部分. 2 V OUT模拟输出电压. 3 V REFPS 正参考感测电压输入. 可以连接 5 V至V DD - 2.5 V 的电压范围 . 一个单位增益放大器 必须连接在这个引脚,连同V REFPF 引脚. 有关更多详细信息,请参见AD5781特性部分. 4 V REFPF 正参考电压输入. 可以连接 5 V至V DD - 2.5 V 的电压范围 . 一个单位增益放大器 必须连接在这些引脚,连同V REFPS 引脚. 有关更多详细信息,请参见AD5781功能部分.五 V DD 正模拟电源连接. 可以连接7.5 V至16.5 V的电压范围. V DD 应该解耦 AGND. 6重启低电平有效复位逻辑输入引脚.置位此引脚会使AD5781返回到开机状态. 7 CLR低电平有效清零逻辑输入引脚.置位此引脚将DAC寄存器设置为用户定义的值(参见表13)和更新DAC输出.输出值取决于正在使用的DAC寄存器编码,二进制或二进制补充. 8 LDAC有源低负载DAC逻辑输入引脚.这用于更新DAC寄存器,从而更新模拟输出.当永久连接到低电平时,输出在SYNC的上升沿更新.如果LDAC在写入过程中保持高电平周期,输入寄存器更新,但输出更新保持关闭,直到LDAC的下降沿. LDAC引脚不应该悬空. 9 V CC 数字电源连接. 可以连接2.7 V至5.5 V的电压. V CC 应解耦为DGND. 10 IOV CC数字接口电源引脚.数字阈值电平以施加于此引脚的电压为基准.电压范围为 可以连接1.71 V至5.5 V.
EVAL-AD5781SDZ关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*EVAL-AD5781SDZ中文资料的内容均为机器翻译结果,仅供参考

共10页,到第