返回顶部

集成电路/EVAL-AD7960FMCZ
商品型号:EVAL-AD7960FMCZ

参考起售量(pcs)参考价格
1 个以上¥95/个
品牌:ADI(亚德诺)
封装:-
货期:7天
已售出: 32502个
库存数量:0 个(可订货)

  • 商品名称:EVAL-AD7960FMCZ
  • 商品品牌:ADI(亚德诺)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    EVAL-AD7960FMCZ

  • 封装规格:-
  • 商品编号:ADI1811511700
  • 商品重量:0.000100kg
EVAL-AD7960FMCZ中文资料
EVAL-AD7960FMCZ中文资料第19页精选内容:数据表 AD7960 Rev. 0 |第19页,共24页数字接口转换控制所有模数转换均由CNV±控制信号.该信号可以以CNV + / CNV- LVDS信号,也可以采用1.8 V CMOS的形式当CNV-接地时,向CNV +引脚输出逻辑信号.该转换由CNV±信号的上升沿启动. AD7960上电后,第一个转换结果生成的是有效的. AD7960的关键优势在于用户可以在结束之前返回到采集阶段的转换.这两种获取数字数据输出的方法在回声中描述了通过LVDS接口的AD7960时钟接口模式和自定时模式部分.回声时钟接口模式 AD7960在回波时钟接口中的数字操作模式如图35所示.这种接口模式,只需要一个移位寄存器放在数字主机上,可以和许多数字一起使用主机(如FPGA,移位寄存器和微处理器).这个需要每个AD7960之间有三个LVDS对(D±,CLK±和DCO±)和数字主机.时钟DCO±是CLK±的缓冲副本,并且是同步的到数据D±,在DCO±的下降沿更新 (t D ). 通过保持良好的传播延迟匹配 D±和DCO±通过板和数字主机,DCO±可以用于锁存移位寄存器的正确时间裕度的D±.转换由CNV±脉冲的上升沿启动. CNV±脉冲必须返回低电平( ≤tCNVH 最大值)有效的操作.转换开始后,一直持续到完成.在此期间,额外的CNV±脉冲被忽略 转换阶段. t MSB 过后,主机开始爆发 CLK±. 请注意,t MSB 是 MSB 的最大时间 新的转换结果. 使用t MSB 作为CLK±的门控设备.响应时钟DCO±和数据D±被同相驱动 D±在DCO±的下降沿更新;主人使用DCO±的上升沿捕获D±.唯一的要求 - 是 在下一个 CLKL 之前完成18个CLK±脉冲转换阶段过去了,或者数据丢失了.毕竟18位是 读取,直到t MSB ,D±和DCO±被驱动为0.将CLK±设置为空闲低于CLK±脉冲串之间.图35.回波时钟接口模式时序图 CLK + t CYC t ACQ 18 17 CNV + 118 17 21 2
EVAL-AD7960FMCZ关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*EVAL-AD7960FMCZ中文资料的内容均为机器翻译结果,仅供参考

共10页,到第