返回顶部

集成电路/EVAL-ADUC7124QSPZ
商品型号:EVAL-ADUC7124QSPZ

参考起售量(pcs)参考价格
1 个以上¥95/个
品牌:ADI(亚德诺)
封装:-
货期:7天
已售出: 16178个
库存数量:0 个(可订货)

  • 商品名称:EVAL-ADUC7124QSPZ
  • 商品品牌:ADI(亚德诺)
  • 商品类别:集成电路
  • 二级分类:集成电路
  • 商品型号:

    EVAL-ADUC7124QSPZ

  • 封装规格:-
  • 商品编号:ADI1811505095
  • 商品重量:0.000100kg
EVAL-ADUC7124QSPZ中文资料
EVAL-ADUC7124QSPZ中文资料第72页精选内容: ADuC7124 / ADuC7126数据表 我 2 C ADuC7124 / ADuC7126集成了两个I 2 C外设 可以配置为完全I 2 C兼容的I 2 C总线主站 设备或作为I 2 C总线兼容的从设备. 我 2 C渠道是相同的.因此,下面的说明适用于两个渠道.用于数据传输的两个引脚SDA和SCL被配置采用线控格式,允许多主机进行仲裁系统.这些引脚需要外部上拉电阻.典型上拉值在4.7kΩ和10kΩ之间. I 2 C总线系统中 的I 2 C总线外围地址 是由用户编程.这个ID可以随时修改一次转移不在进行中.用户可以配置接口以响应四个从地址. I 2 C系统 的传送顺序 由主机组成设备通过生成开始条件来启动传输公共汽车闲置.主站发送从站设备地址和数据传输(读或写)的方向初始地址转移.如果主人没有失去仲裁从机确认,数据传送开始.这个继续下去,直到主人发出停车条件和巴士变得闲置. I 2 C外设只能配置为主机或从机 任何时间. 相同的I 2 C通道不能同时进行支持主从模式. ADuC7124 / ADuC7126 的I 2 C接口包含以下特点: ?支持重复的启动条件.在主模式下, ADuC7124 / ADuC7126可以编程生成一个重复开始.在从属模式下,ADuC7124 / ADuC7126识别重复的启动条件. ?在主从模式下,器件可识别7位和10位总线地址. ? 在 I2C主控模式下,ADuC7124 / ADuC7126支持从一个单一的从机连续读取高达512字节在一个单一转移序列. ?时钟延伸可以由其他设备启用总线,而不会对ADuC7124 / ADuC7126.但是,ADuC7124 / ADuC7126不能启用时钟延伸. ?在从机模式下,ADuC7124 / ADuC7126可以采用专用模式,语法为返回一个NACK.这允许验证 I 2 C传输 结束时的校验和字节 . ?主模式下的总线仲裁被支持. ?内部和外部环回模式支持 I 2 C环回模式下的硬件测试. ?主机和从机的发送和接收电路模式包含2个字节的FIFO.状态
EVAL-ADUC7124QSPZ关联型号
机译版中文资料(1/10) 英文原版数据手册(1/10)

*EVAL-ADUC7124QSPZ中文资料的内容均为机器翻译结果,仅供参考

共10页,到第