LMK61E07 系列超低抖动 PLLatinum™ 可编程振荡器使用分数 N 频率合成器与集成 VCO 来生成常用的参考时钟。 LMK61E07 的输出可配置为 LVPECL、LVDS 或 HCSL。该器件可从片上 EEPROM 自启动,以便生成出厂编程的默认输出频率,或者可通过 I 2C 串行接口在系统中对器件寄存器和 EEPROM 设置进行完全编程。该器件通过 I 2C 串行接口提供精细和粗糙的频率裕量控制,因此是一种数控振荡器 (DCXO)。
您可以更新 PLL 反馈分频器,从而使用 12.5MHz 的 PFD(R 分频器=4,禁用倍频器)以小于 1ppb 的步进值进行无峰值或毛刺的输出频率调节以符合 xDSL 要求,或使用 100MHz 的 PFD(R 分频器=1,启用倍频器)以小于 5.2ppb 的步进值进行此调节以符合广播视频要求。频率裕量特性还有利于进行系统设计验证测试 (DVT),如标准合规性和系统时序裕量测试。
| Features | Programmable frequency |
| Output frequency (MHz) | 1000 |
| Output type | HCSL, LVDS, LVPECL |
| Stability (ppm) | 25 |
| Supply voltage (V) | 3.3 |
| Jitter (ps) | 0.15 |
| Operating temperature range (°C) | -40 to 85 |
| Rating | Catalog |
| QFM (SIA) | 6 | 35 mm² 7 x 5 |