LMK04228 器件是支持 JEDEC JESD204B 且在业界具有高性能的时钟调节器。
PLL2 可以配置 14 个时钟输出以驱动 7 个 JESD204B 转换器或其他逻辑器件(使用器件和 SYSREF 时钟)。SYSREF 可以通过直流和交流耦合提供。不只是 JESD204B 应用,14 个输出中的每一个输出都可以单独配置为用于传统时钟系统的高性能输出。
LMK04228 既具有出色的性能, 又具有 多种特性,如功率和性能均衡调节、双 VCO、保持模式和可根据输出调节的模拟和数字延迟,是提供灵活的高性能时钟树的理想器件。
| Function | Dual-loop PLL |
| Number of outputs | 15 |
| RMS jitter (fs) | 156 |
| Output frequency (min) (MHz) | 0.315 |
| Output frequency (max) (MHz) | 1250 |
| Input type | LVCMOS, LVDS, LVPECL |
| Output type | LVCMOS, LVDS, LVPECL |
| Supply voltage (min) (V) | 3.15 |
| Supply voltage (max) (V) | 3.45 |
| Features | JESD204B |
| Rating | Catalog |
| Operating temperature range (°C) | -40 to 85 |
| Number of input channels | 3 |
| WQFN (NKD) | 64 | 81 mm² 9 x 9 |