ADC324x 属于高线性度、超低功耗、双通道、14 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。当 SYSREF 输入实现整个系统同步时,时钟输入分频器将给予系统时钟架构设计更高的灵活性。ADC324x 系列支持串行低压差分信令 (LVDS),从而减少接口线路的数量,实现高系统集成度。串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 14 位输出数据时所使用的位时钟。除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。
All trademarks are the property of their respective owners.
| Sample rate (max) (Msps) | 80 |
| Resolution (Bits) | 14 |
| Number of input channels | 2 |
| Interface type | Serial LVDS |
| Analog input BW (MHz) | 540 |
| Features | Low Power |
| Rating | Catalog |
| Peak-to-peak input voltage range (V) | 2 |
| Power consumption (typ) (mW) | 183 |
| Architecture | Pipeline |
| SNR (dB) | 73.5 |
| ENOB (bit) | 11.9 |
| SFDR (dB) | 94 |
| Operating temperature range (°C) | -40 to 85 |
| Input buffer | No |
| VQFN (RGZ) | 48 | 49 mm² 7 x 7 |