该器件包含两个独立的 D 型负缘触发触发器。所有输入均包括施密特触发,可实现慢速或高噪声输入信号。将预设 (PRE) 输入设为低电平,会输出高电平。将清零 (CLR) 输入设为低电平,会重新输出低电平。预设和清零功能是异步的,并且不依赖于其他输入的电平。当 PRE 和 CLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟 (CLK) 脉冲负向缘上的输出(Q,Q)处。经过保持时间间隔后,可以更改数据 (D) 输入处的数据而不影响输出(Q,Q)处的电平。
| Number of channels | 2 |
| Technology family | HCS |
| Supply voltage (min) (V) | 2 |
| Supply voltage (max) (V) | 6 |
| Input type | Schmitt-Trigger |
| Output type | Push-Pull |
| Clock frequency (max) (MHz) | 45 |
| IOL (max) (mA) | 7.8 |
| IOH (max) (mA) | -7.8 |
| Supply current (max) (µA) | 2 |
| Features | Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode |
| Operating temperature range (°C) | -40 to 125 |
| Rating | Automotive |
| SOIC (D) | 14 | 51.9 mm² 8.65 x 6 |
| TSSOP (PW) | 14 | 32 mm² 5 x 6.4 |