AUP 技术是业内功耗超低的逻辑技术,适用于电池供电或带有备用电池的设备。SN74AUP1T97 专门用于逻辑电平转换应用,其输入转换电平可接受 1.8V 的 LVCMOS 信号,同时可由单个 3.3V 或 2.5V V{17}CC{18} 电源供电。
利用 2.3V 至 3.6V 的宽 VCC 范围,可在系统运行期间实现电池压降,并确保在该范围内正常运行。
施密特触发器输入(正负输入转换之间的 ΔVT=210mV)改进了开关转换期间的抗扰度,这对于模拟混合模式设计十分有用。施密特触发器输入抑制输入噪声、确保输出信号的完整性并可实现慢输入信号转换。
通过将 A、B 和 C 输入连接到 VCC 或接地,可轻松将 SN74AUP1T97 配置为执行所需的门功能(请参阅功能选择表)。最多可执行九个常用的逻辑门功能。
I关闭特性可实现省电条件 (VCC=0V) ,这在便携式和移动应用中十分重要。当 VCC=0V 时,介于 0V 至 3.6V 范围内的信号可被施加到器件的输入和输出上。在这些条件下,不会对器件造成损坏。
SN74AUP1T97 经设计优化具有 4mA 电流驱动能力,可减少由高驱动输出导致的线路反射、过冲和下冲。
NanoStar 封装技术是 IC 封装概念的一项重大突破,它将硅晶片用作封装。
| Technology family | AUP1T |
| Number of channels | 1 |
| Vout (min) (V) | 2.3 |
| Vout (max) (V) | 3.6 |
| Data rate (max) (Mbps) | 200 |
| IOH (max) (mA) | -4 |
| IOL (max) (mA) | 4 |
| Supply current (max) (µA) | 0.9 |
| Features | Over-voltage tolerant inputs, Partial power down (Ioff), Single supply |
| Input type | Schmitt-Trigger |
| Output type | Balanced CMOS, Push-Pull |
| Operating temperature range (°C) | -40 to 85 |
| DSBGA (YFP) | 6 | 1.4000000000000001 mm² 1 x 1.4000000000000001 |
| DSBGA (YZP) | 6 | 2.1875 mm² 1.75 x 1.25 |
| SOT-23 (DBV) | 6 | 8.12 mm² 2.9 x 2.8 |
| SOT-SC70 (DCK) | 6 | 4.2 mm² 2 x 2.1 |
| USON (DRY) | 6 | 1.45 mm² 1.45 x 1 |
| X2SON (DSF) | 6 | 1 mm² 1 x 1 |