AHCT74 双路正边沿触发器件是 D 型触发器。
预设 ( PRE) 或清零 ( CLR) 输入端的低电平会设置或复位输出,不受其他输入端的电平的影响。当 PRE 和 CLR 处于非活动状态(高电平)时,数据 (D) 输入处满足设置时间要求的数据将传输到时钟脉冲正向缘上的输出处。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 D 输入端的数据而不影响输出端的电平。
| Number of channels | 2 |
| Technology family | AHCT |
| Supply voltage (min) (V) | 4.5 |
| Supply voltage (max) (V) | 5.5 |
| Input type | TTL-Compatible CMOS |
| Output type | Push-Pull |
| Clock frequency (max) (MHz) | 70 |
| IOL (max) (mA) | 8 |
| IOH (max) (mA) | -8 |
| Supply current (max) (µA) | 20 |
| Features | Balanced outputs, Very high speed (tpd 5-10ns) |
| Operating temperature range (°C) | -40 to 125 |
| Rating | Catalog |
| PDIP (N) | 14 | 181.42 mm² 19.3 x 9.4 |
| SOIC (D) | 14 | 51.9 mm² 8.65 x 6 |
| SOP (NS) | 14 | 79.56 mm² 10.2 x 7.8 |
| SSOP (DB) | 14 | 48.36 mm² 6.2 x 7.8 |
| TSSOP (PW) | 14 | 32 mm² 5 x 6.4 |
| TVSOP (DGV) | 14 | 23.04 mm² 3.6 x 6.4 |
| VQFN (RGY) | 14 | 12.25 mm² 3.5 x 3.5 |
| WQFN (BQA) | 14 | 7.5 mm² 3 x 2.5 |