h1_key

当前位置:首页 >新闻资讯 > 品牌资讯>亚德诺>如何使用数字D类放大器的音频性能
如何使用数字D类放大器的音频性能
2023-01-14 614次

  D类音频放大器系列产品,这类放大器简化了系统设计,因此无需额外的I2C编程、低抖动的采样时钟、逻辑电平转换器、特殊的电路板布局设计或EMI滤波器。本文将解释如何在节省电路板空间、降低成本和减少工作量的同时实现高性能的音频输出。

  新一代即插即用的数字D类音频放大器的性能远远优于传统的模拟D类放大器。更重要的是,数字输入D类放大器还具有低功耗、低复杂性、低噪声和低成本的优势。

  电子产品生产商通常使用不带滤波器的高效率模拟D类放大器来满足手机、平板电脑、家用监控和智能音箱中的便携扬声器的功率需求。这些D类放大器可直接连接到电池,以尽可能地降低损耗并减少组件数量。这些放大器还可实现大于80 dB的电源抑制比,这对于避免GSM通讯的217 Hz干扰来说非常重要。

  模拟D类放大器一般需要在处理器侧使用DAC和线路驱动放大器(图1),这会增加芯片成本和功耗,并导致扬声器的输出噪声。这种D类放大器还要求良好的电路板布局设计,以避免信号耦合到模拟电路而导致性能下降。


如何使用数字D类放大器的音频性能


图1.使用模拟D类放大器的常规系统。处理器侧的DAC和线路驱动放大器会增加成本、功耗和扬声器输出噪声。


  数字D类音频放大器则不需要特殊的电路板布局设计。这些单通道D类放大器可以放置在电路板上的较远位置,以最大限度地减少电池和扬声器负载之间的走线。这些放大器不需要模拟D类放大器所必需的的DAC和线路驱动放大器,可以降低尺寸和成本,设计更为简单。


  简化系统设计

  大多数数字放大器接收脉冲编码调制(PCM)或I2S数据输入时,需要三根连接线:BCLK、LRCLK和DIN。PCM格式的输入不需要在处理器侧使用调制器或对数据进行上采样(图2)。较早的PCM输入的放大器需要干净的主时钟(MCLK)以生成无抖动的采样时钟,而较新的PCM输入的放大器,如 MAX98357、MAX98360 和 MAX98365 等,则不再需要MCLK输入,因此引脚数、功耗和电路复杂度都大大降低。


如何使用数字D类放大器的音频性能


  图2.PCM输入的数字D类放大器的系统只需要使用三根连接线,而且处理器侧不需要调制器或对数据进行上采样。


  较早的数字放大器提供可调的采样速率和/或位深度,因此在某些情况下需要对放大器进行复杂的编程。新一代的数字放大器则可以自动检测各种采样速率和位深度,支持自动配置,无需任何编程。

  在多通道的实现方案中,数字D类音频放大器可以减少电路板上的外围电容和布线。PCM输入只需要BCLK、LRCLK和DIN三根连接线就可以输出立体声或8通道的TDM数据。而相比之下,模拟D类放大器一般需要两个差分输入信号共四根连接线,还需要额外的交流耦合电容(见图1和图2)。

  大多数数字放大器同时需要较低的数字电源电压(1.8 V)和较高的扬声器电源电压(2.5 V至5.5 V)。但是使用MAX98357和MAX98360等单电源供电的D类放大器可以简化电路设计并减少元件数量。MAX98365可以采用3.0 V至5.5 V的单电源供电,也可以采用1.8 V至5.5 V和3.0 V至14.0 V的双电源供电。数字输入的逻辑电平独立于器件的电源电压,输入逻辑电平可以是1.2 V至5.5 V之间的任何值,无需逻辑电平转换器。


  抖动容差和时钟发生

  数字D类音频放大器通常面临时钟抖动的新挑战。为了获得良好的音频质量,大部分数字输入放大器要求相当低的BCLK或MCLK的时钟抖动。数据手册通常不会具体给出抖动容差的数值,如果给出,典型值约为200 ps的均方根抖动。较高的时钟抖动通常会降低放大器的动态范围或满量程THD+N性能。

  在许多系统中,处理器的基准振荡器频率不是BCLK的简单倍数,因此为放大器提供低抖动的时钟并不容易。例如,13 MHz是GSM电话的常见晶振频率、27 MHz则通常用于视频解决方案,这些基准频率都不是44.1 kSPS或48 kSPS的音频采样速率的简单倍数。因此,系统通常采用复杂的小数N分频锁相环来生成音频专用的时钟。在某些情况下,该解决方案需要单独的音频基准振荡器,这会增加系统复杂性和物料成本。

  另一种更好的解决方案是使用能容忍高时钟抖动而不降低音频性能的数字放大器。这种放大器可降低系统的复杂性。在最简单的情况下,可以使用跳周期时钟来产生BCLK,但这会产生异常高的抖动。如果跳过13 MHz的基准时钟周期产生6.144 MHz的BCLK(48 kSPS × 128 OSR),则峰值抖动可达38.4 ns,均方根抖动可达22.2 ns(图3),这比大多数DAC所能承受的抖动还要高出两个数量级。

  然而,新型的D类音频放大器即使在这样的时钟抖动下仍具备大于103 dB的动态范围性能。跳周期时钟可通过处理器上的逻辑门电路来生成。新器件不需要锁相环解决方案必需的振荡器或环路滤波器。参见图4。


如何使用数字D类放大器的音频性能


图3.来自于25 MHz时钟跳周期生成的12.288 MHz MCLK



如何使用数字D类放大器的音频性能


图4.小数N分频锁相环与跳周期时钟实现


  抖动容差测试结果

  测试结果表明,使用跳周期时钟时,MAX98357、MAX98360和MAX98365的动态范围不会降低。此时,器件的动态范围性能比120 dB的DAC还高出20 dB。


如何使用数字D类放大器的音频性能


图5.动态范围下降,跳周期时钟抖动为11.5 ns rms


  结语

  数字无滤波D类音频放大器支持简单的电路实现,无需额外的I2C编程、MCLK输入、电平转换器和EMI滤波器,具有高效率、低EMI和高输出功率的特色。MAX98357和MAX98360采用WLP或QFN封装,输出功率可达3.2 W。MAX98365采用WLP封装,输出功率可达17.6 W。

  • ADI亚德诺精密数模转换器系列入门
  • 精密数模转换器(DAC)是高性能信号处理系统的关键数据转换组件,这些DAC被用于多个细分市场和应用。例如,通信行业的无线与有线应用,工业市场从80系统到大型工业控制器,医疗系统中的患者监测或成像系统等。
    2023-10-31 560次
  • 无需更换/拆除设备,智能带入边缘IO-Link技术?
  • 传感器信号传输存在数据隔离的瓶颈?手动改传感器配置就可能导致产线停产?....这些传统工业自动化的痛点在产业转型不断深化的今天来看异常显著。为了克服此类挑战,IO-Link技术应运而生,它的出现为传感器和执行器提供高速、双向的数字数据通信,给工厂车间带来优秀的灵活性和可配置性,也将智能带入了边缘。
    2023-08-02 641次
  • 基于简单降压控制器精密双极性电源
  • 用于生成电源的最常用拓扑结构是降压转换器。但是,这种拓扑结构仅限于从高于输出的输入电压产生正输出。当输入电压低于输出电压时,不能直接利用它来产生负电压或提供稳定的输出。产生输出的这两个方面在汽车电子中均很重要,因为需要负电压来为放大器供电,或者当输入电压轨显著降低时,在冷起动的情况下整个系统必须连续正常工作。今天我们详细介绍在SEPIC、Cuk和升压转换器中使用简单降压控制器的方法。
    2023-07-18 532次
  • 如何选择基准电压源
  • 基准电压源只是一个电路或电路元件,只要电路需要,它就能提供已知电位。这可能是几分钟、几小时或几年。如果产品需要采集真实世界的相关信息,例如电池电压或电流、功耗、信号大小或特性、故障识别等,那么必须将相关信号与一个标准进行比较。每个比较器、ADC、DAC或检测电路必须有一个基准电压源才能完成上述工作(图1)。将目标信号与已知值进行比较,可以准确量化任何信号。
    2023-07-17 558次
  • 小尺寸高性能电源管理IC延长续航
  • 小尺寸高性能电源管理IC,长续航关键所在。以TWS耳机、可穿戴设备手表为例,消费类产品在保持轻巧造型设计的前提下,迫使电子电路需要在极小的尺寸以内,这也推动了包括电源管理IC在内的半导体解决方案的集成化趋势,功率器件的占板面积和封装应做到尽可能小,高转换效率也是一个关键的设计要素。
    2023-07-04 502次

    万联芯微信公众号

    元器件现货+BOM配单+PCBA制造平台
    关注公众号,优惠活动早知道!
    10s
    温馨提示:
    订单商品问题请移至我的售后服务提交售后申请,其他需投诉问题可移至我的投诉提交,我们将在第一时间给您答复
    返回顶部