h1_key

当前位置:首页 >新闻资讯 > 行业资讯>赛灵思>赛灵思扩展 UltraScale+ 产品组合
赛灵思扩展 UltraScale+ 产品组合
2022-11-11 1318次

  随着 Zynq® UltraScale+™ MPSoC Artix® UltraScale+ FPGA 取得成功,AMD 现推出两款全新器件,进一步扩展 UltraScale+ 系列。

  全新 AU7P ZU3T 器件基于 16nm FinFET 工艺,适用于低功耗、高每瓦性能的小型应用。尽管作为具备可编程逻辑、收发器的 UltraScale+ 系列的入门款,但这些小巧、低成本、低功耗的器件提供了众多强化特性,例如高 IO-逻辑密度、UltraRAMDSP 等。

  新款 Artix UltraScale+ AU7P FPGA

  AU7P 器件是 Artix UltraScale+ 产品组合中密度最低、功耗最低且成本最优化的带有 12.5Gbps 收发器的FPGA。它能提供高 I/O-逻辑比和高内存-逻辑比,适合为处理和计算应用存储和缓冲大量数据。

  相较于 AU10P 器件,这款新器件的静态功耗降低多达 50%I/O-逻辑比提升了 20%3.3V IO 的数量翻倍。

  

 

  由于采用了 8.5mm x 10.5mm 尺寸的创新 InFO 封装,AU7P 器件非常适合需要高计算密度的小型应用,可以提供出色的热和功率耗散。InFO 封装持续受到业界瞩目,其设计适合用于紧凑的功耗敏感型应用,例如医学成像、机器视觉、专业摄像头/监视器和汽车雷达/激光雷达等。

  

 

  新款 Zynq UltraScale+ ZU3T MPSoC

  ZU3T MPSoC 器件是 Zynq UltraScale+ 系列新增的最小型器件,带有 12.5Gbps GTH 收发器,适用于成本优化型应用。GTH 收发器高度可配置,并且与 UltraScale+ 架构的可编程逻辑资源紧密集成。此外, ZU3T 器件的收发器带宽是 ZU3 器件的 5 倍,可满足关键的互联应用、视觉和视频处理以及安全连接需求。

  这款新器件相对于 ZU3 而言 DSP 片数更多,有助于改善信号处理计算。额外的 UltraRAM 增加了 2.5 倍的嵌入式内存,可用于嵌入式和视频处理应用。

  

 

  作为 Zynq MPSoC 系列的组成部分,ZU3T 器件包含一个 64 位处理器,其结合了实时控制和软硬引擎,可进行图形处理。同时,通过将面向高级分析的基于 Arm® CPU 子系统与面向任务加速的片上可编程逻辑相结合,为优化各种不同应用带来了可能性,其中包括智慧城市、监控摄像头、医学成像以及汽车信息娱乐系统等。

  

 

  AU7P 器件预计将于 2023 年下半年开始出货预量产和量产芯片。ZU3T 器件预计将于 2023 年上半年开始向早期试用客户提供预量产芯片,量产芯片预计将于 2023 年下半年提供。

  

 

  AU7P ZU3T 器件也将提供车规级( XA )器件,符合 AEC-Q100 测试规范和 ISO26262 ASIL-C 全面认证。这款可扩展的解决方案非常适合各种汽车客户平台,不仅能提供适当的每瓦性能,同时还整合了关键的功能安全和信息安全特性。

  欢迎访问我们的网页以进一步了解我们的 UltraScale+ 成本优化型 FPGA SoC。欢迎联系您当地的销售代表或查询我们的销售联系表以查询器件价格并安排进度。

  尾注:

  1. 1. AUS-001: 静态功耗计算基于 AU10P 扩展,用 AU7P 在赛灵思功耗估算器 (XPE) 工具版本 2022.1.2 上的静态功耗估算,时间为 2022 10 24 日。拓展功耗参考 AU7P 逻辑单元比较差异计算得出。实际静态功耗可能与实际部件参数存在差异。

  2. 2. AUS-004:计算基于已发布的 Artix UltraScale+ 参数,使用 HDIOAU7P 144 HDIO,而 AU10P 72 HDIO

  3. 3. AUS-005:计算基于已发布的 Artix UltraScale+ 参数,使用总 IO (HD + HP)AU7P 有最大 248 IO,而 AU10P 有最大 228 IO

  4. 4. AUS-006:计算基于已发布的 Artix UltraScale+ 参数,使用总块 RAM (BRAM)AU7P 3.8Mb BRAM, 而 AU10P 3.5Mb BRAM

  5. 5. ZUS-001:静态功耗计算基于 ZU4 扩展,用 ZU3T 在赛灵思功耗估算器 (XPE) 工具版本 2022.1.2 上的静态功耗估算,时间为 2022 10 24 日。拓展功耗参考ZU3T逻辑单元比较差异计算得出。实际静态功耗可能与实际部件参数存在差异。

  6. 6. ZUS-004:基于已发布的 Zynq UltraScale+ 参数。 ZU3 共有 24 Gb/s 带宽(4 PS-GTR @ 6Gb/s)ZU3T 共有 124 Gb/s(4 PS-GTR @ 6Gb/s + 8 GTH @ 12.5Gb/s)带宽。

  7. 7. ZUS-005:基于已发布的 Zynq UltraScale+ 参数。ZU3 360 DSP 片,而 ZU3T 576 DSP 片。

  8. 8. ZUS-006:计算基于已发布的 Zynq UltraScale+ 参数,在可用情况下均使用总块 RAM (BRAM) + UltraRAMZU3 的总 BRAM UltraRAM 7.6MbZU3T 17.1Mb

 

  • AMD Vitis 软件平台2023.2版本发布
  • AMD宣布 Vitis™ 统一软件平台 2023.2 版本发布,该版本提供了一个单一的环境,便于使用 AMD 自适应 SoC 与 FPGA 简化高性能设计的设计、仿真与实现。
    2023-11-02 1025次
  • Xilinx赛灵思Vivado™ 设计套件加速自适应SoC和FPGA产品设计
  • Xilinx赛灵思加快推出新型自适应 SoC 和 FPGA 设计,硬件设计人员和系统架构师需要探索更为高效的全新工作方式。AMD Vivado™ 设计套件可提供易于使用的开发环境和强大的工具,有助于加速大型自适应 SoC 和FPGA等系列产品的设计与上市。
    2023-11-02 750次
  • 详解赛灵思FPGA系列型号
  • Xilinx公司首创了现场可编程逻辑阵列(FPGA)这一创新性的技术,赛灵思FPGA系列型号并于1985年首次推出商业化产品。2022年AMD以498亿美元(约合3165亿元人民币)完成了对赛灵思的收购。
    2023-04-14 5333次
  • 借助AMD自适应SoC与XYLON框架毫秒级汽车功能切换
  • AMD Zynq UltraScale+ MPSoC提供的多功能性与自适应计算能力,正能满足领先汽车 OEM 厂商与一级供应商所需,因为他们面临快速行动和适应不断变化的需求的持续压力。
    2023-03-29 754次
  • 全新AMD Kria ODM生态系统计划
  • 赛灵思的 Kria 自适应系统模块( SOM )产品组合取得成功的基础上,推出 KriaTM SOM ODM 合作伙伴生态系统——这一全新计划旨在提供基于 Kria SOM 的量产级、全功能解决方案,加速产品上市进程,而无需专用芯片设计资源。
    2023-02-02 756次

    万联芯微信公众号

    元器件现货+BOM配单+PCBA制造平台
    关注公众号,优惠活动早知道!
    10s
    温馨提示:
    订单商品问题请移至我的售后服务提交售后申请,其他需投诉问题可移至我的投诉提交,我们将在第一时间给您答复
    返回顶部