h1_key

当前位置:首页 >新闻资讯 > 技术文章>江苏长电/长晶>什么是扇入型晶圆级封装FIWLP技术
什么是扇入型晶圆级封装FIWLP技术
2023-01-14 1205次

  应用市场对于芯片性能的不断追求,芯片制造的成本也在持续增加,创新的先进封装技术的出现也成为必然。对于传统封装方式的创新,促成了晶圆级封装技术(Wafer Level Package,WLP)的“应运而生”。

  晶圆级封装技术可定义为:直接在晶圆上进行大部分或全部的封装、测试程序,然后再进行安装焊球并切割,从而产出一颗颗的IC成品单元。也就是说,通过直接在晶圆上制作再布线层,然后进行植球、对晶圆减薄处理之后,晶圆才被切割成为单独的芯片单元。

  什么是扇入型晶圆级(Fan-In Wafer Level Packaging)封装?

  从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线。

  为了将晶圆上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)


什么是扇入型晶圆级封装FIWLP技术

  为使芯片成品更轻薄

  对晶圆进行减薄加工


什么是扇入型晶圆级封装FIWLP技术


  再在布线层(RDL)所连接的金属焊盘上

  进行植球,方便后续芯片

  在印刷电路板(PCB)上的焊接


什么是扇入型晶圆级封装FIWLP技术


  最后将晶圆进行切割

  以得到独立的芯片

  芯片产品通过最终测试后

  即可出厂成为芯片成品


什么是扇入型晶圆级封装FIWLP技术


  半导体成品制造业在飞速发展,长电科技将继续推进晶圆级封装技术革新,研发新的技术,优化工业流程为市场提供更高质量的芯片,推动中国半导体产业不断前行。

  • 长电科技面向5G射频功放推出的高密度异构集成SiP解决方案
  • 长电科技面向5G射频功放打造的高密度异构集成SiP解决方案,具备高密度集成、高良品率等显著优势。●该方案通过工艺流程优化、辅助治具和设备升级等措施,将模组密度提升至上一代产品的1.5倍。●该方案采用的背面金属化技术有效提高模组的EMI屏蔽;并使用激光辅助键合来克服传统的回流键合问题。
    2023-06-20 628次
  • 长电科技晶圆级封装与传统封装有哪些不同?
  • 相比焊线封装,晶圆级封装省去了导线和基板,从而实现了更小的芯片面积和更高的封测效率。每颗芯片也因此获得更优的电热性能和更低的成本优势。
    2023-01-14 955次
  • 长电科技多芯片堆叠封装技术(下)
  • 在上期长电科技多芯片堆叠封装技术(上)中,对长电科技了解了多芯片堆叠封装技术的优势,以及芯片减薄、切割等多芯片堆叠封装的关键工艺。本期继续向您介绍芯片贴合等关键工艺,以及多芯片堆叠工艺的控制等内容。
    2023-01-14 763次
  • 长电科技多芯片堆叠封装技术(上)
  • 多芯片堆叠封装关键工艺 之芯片减薄、切割研磨后切割 主要针对较厚的芯片(厚度需求>60um),属于较传统的封装工艺,成熟稳定。晶圆在贴上保护膜后进行减薄作业,再使用刀片切割将芯片分开。适用于大多数的封装。
    2023-01-14 1123次
  • 长电科技4纳米芯片封装技术
  • 长电科技公司在先进封测技术领域又取得新的突破,实现4纳米(nm)工艺制程手机芯片的封装,以及CPU、GPU和射频芯片的集成封装。4纳米芯片是5纳米之后、3纳米之前,先进的硅节点技术,也是导入小芯片(Chiplet)封装的一部分。
    2023-01-14 750次

    万联芯微信公众号

    元器件现货+BOM配单+PCBA制造平台
    关注公众号,优惠活动早知道!
    10s
    温馨提示:
    订单商品问题请移至我的售后服务提交售后申请,其他需投诉问题可移至我的投诉提交,我们将在第一时间给您答复
    返回顶部