h1_key

当前位置:首页 >新闻资讯 > 新品资讯>英特尔>推出全新英特尔® Agilex® 7 FPGA 和 SoC (AGI 041)
推出全新英特尔® Agilex® 7 FPGA 和 SoC (AGI 041)
2023-06-09 426次

  英特尔在巴塞罗那世界移动通信大会 (Mobile World Congress, MWC) 期间宣布推出全新英特尔® Agilex® 7 FPGA 和 SoC (AGI 041),为在现代数据中心、通信和企业网络中创建高速、低时延、安全的基础设施提供支持。这些设备可用于开发先进的 SmartNIC 和基础设施处理单元 (IPU),用以管理高速存储和加速服务器,并可通过多个独立的 PCIe 5.0 端口连接至多个服务器 CPU,同时支持 100G、200G 和 400G 以太网数据中心基础设施连接。英特尔® AGI 041 FPGA 和 SoC 配备全新内核芯片,内含 400 万个逻辑单元、335 Mbit M20K 模块和两个嵌入式 SRAM(eSRAM,位于可编程逻辑结构中),以及 4 个高性能 200G 加解密模块(可组合使用,为 400G 和 800G 密码操作任务提供支持)。全新设备旨在满足数据中心基础设施、云服务提供商 (CSP)、5G 通信服务提供商 (CoSP) 当前和未来的多种需求。

  

 

英特尔® Agilex® 7 FPGA 和 SoC (AGI 041) 是英特尔® Agilex® 7 FPGA I 系列 产品家族中的最新产品

 

  全新 I 系列产品还包含配备 116 Gbps SERDES 收发器的 F-Tile 和配备 PCIe 5.0 控制器和收发器的 R-Tile。AGI 041 FPGA 和 SoC 中包含的 R-Tile 支持多主机部署。全新设备中经过升级的 R-Tile 支持 Compute Express Link (CXL) 2.0,可通过独立的 PCIe 端口与多个独立的 CPU 主机连接。这些独立的 PCIe 5.0 和 CXL 2.0 端口大大扩展了主机的连接性能,对于数据中心应用尤其有用。在这些应用中,一个 FPGA 或 SoC 可用作多达 6 个英特尔® 至强® CPU 的加速器,并通过 6 组独立的 PCIe 5.0 x8 端口进行通信。

  

 

  英特尔® Agilex® 7 FPGA 和 SoC FPGA (AGI 041) 中的 R-Tile 可通过完全独立的 PCIe 5.0 和 CXL 2.0 端口支持多主机连接

全新设备将为英特尔的客户与合作伙伴在要求 400GbE 带宽的 IPU 应用中提供强大助力。英特尔数据中心与人工智能事业部执行副总裁兼总经理 Sandra Rivera 表示,IPU 和其他数据中心应用目前是英特尔® 可编程逻辑器件增长最快的市场。

 

  英特尔还在 MWC 期间展示了两个 FPGA 演示案例,即大规模 MIMO (mMIMO) 白盒硬件开发平台和加速虚拟蜂窝基站路由器解决方案:

  支持 400G 的英特尔® eASIC™ N5X080 设备

  英特尔® eASIC™ 设备属于结构化 ASIC(一种介于 FPGA 和标准单元 ASIC 之间的中间技术),其单位成本和功耗较 FPGA 更低,上市时间 (TTM) 比标准单元 ASIC 更短,一次性工程 (NRE) 成本比标准单元 ASIC 更低。英特尔® eASIC™ N5X080 设备专为 SmartNIC 和 IPU 应用设计,内含 8.77M eCell 和 229 Mbit M10K 内存模块,以及 1 MB Mega SRAM 内存。两个 200G 以太网 MAC 及 8 个 53G 收发器,最高支持 400G 以太网连接。PCIe 5.0 控制器可用于多主机连接,每个控制器支持 x8 或 2 个 x4 插槽配置。这些功能特性与英特尔® Agilex® 7 AGI 041 FPGA 的功能特性相似,一旦 FPGA 实现得到验证,即可进入批量部署阶段,并可经硬核化成为成本和功耗更低的英特尔® eASIC™ N5X080 设备。

  

 

基于英特尔® eASIC™ N5X080 架构的 ASIC 设备可支持 400G 网络连接、PCIe 5.0 多主机连接以及额外 8MB 片上内存

 

  基于英特尔® Agilex® 7 FPGA AGF027/014 R24C 双 F-Tile 封装的 MIMO 白盒:

  全新英特尔® mMIMO 白盒是面向英特尔® mMIMO 支持包的硬件开发平台。mMIMO 白盒由英特尔® Agilex® 7 FPGA 提供支持,每个 FPGA 配备 2 个 F-Tile,并且包括所有必要的前传接口、具有集成数字前端 (DFE) 的数据转换器和集成射频前端 (RFFE)。mMIMO 白盒是 mMIMO 无线电应用综合开发平台的重要部分。

  mMIMO 白盒支持控制平面 (C-Plane)、用户平面 (U-Plane) 和同步平面 (S-Plane),包括 IEEE1588 和 SyncE,并具有精确定时协议 (PTP) 软件堆栈和伺服功能,可满足 O-RAN 增强型 O-RU 规范(包括对电信配置文件的全部和部分定时支持)。

  作为开放平台,该 mMIMO 白盒可与英特尔广泛的 Open RAN IP 库(包括 mMIMO 波束成形 IP)和其他第三方 IP 结合使用,以创建完整的 mMIMO Open RAN 无线电产品。功能多样的 mMIMO 白盒可用于概念验证、实验室验证、室内现场测试、有一定限制的现场试验,或作为量产硬件的基础。

  英特尔® Agilex® 7 FPGA,赋能基于英特尔® FPGA SmartNIC N6000-PL 平台的英特尔® 加速虚拟蜂窝基站路由器解决方案

  众多通信服务提供商不断追求更高的可扩展性和运营效率。无线接入网 (RAN) 虚拟化是将这些理想功能带入 5G 部署的一种方法。采用虚拟蜂窝基站路由器 (CSR) 是创建虚拟 RAN (vRAN) 的一种方法,可帮助通信服务提供商提高自身的服务变现能力。虚拟 CSR (vCSR) 在将流量传输回通信服务提供商的核心网络之前,可在 1 个蜂窝基站中聚合来自 1 个或多个无线电塔的移动数据流量。英特尔® vCSR 解决方案还支持网络切片,助力运营商进一步提高自身的服务变现能力。

  在 MWC 期间,该端到端无线通信案例演示展示了英特尔® 加速虚拟蜂窝基站路由器解决方案使用基于英特尔® Agilex® 7 FPGA 的 SmartNIC N6000-PL 平台的诸多优势。英特尔® 加速 vCSR 解决方案具有集成的 vRouter 功能 (vCSR),具有符合 O-RAN 的精确时序,同时可选配前传网关 (FHGW) 集成和基带加速功能。包括 SuperMicro、Kontron 和 WNC 在内的多家供应商均支持英特尔® 加速 vCSR 解决方案。

  演示中的 vCSR 集成 vRouter 功能,可处理 L2 流量管理和 L3 路由。由 N6000 SmartNIC 生成的基准定时参考时钟 (PRTC) 可提供符合 O-RAN 的下层拆分、LLS-C3 定时同步。该解决方案支持瞻博网络云原生路由器,该路由器提供商业级的高性能可扩展路由,为集成有英特尔所开发 MPLS 数据平面的路由平面提供先进的解决方案。

  该案例演示重点展示了由 FPGA 实现加速的 vCSR 解决方案如何通过将网络路由和控制堆栈移植至英特尔® Agilex® 7 FPGA 的硬核处理器子系统 (HPS) 内核上,大幅降低数据路径时延,释放主机服务器的处理器内核,以支持更多创收功能。MWC 案例演示展示了 vCSR 能够满足 5G Class B 和 Class C 系统所需的定时精度,同时支持互操作性。由于该解决方案是以标准的开源应用编程接口 (API) 和非专有软件为基础,因此可避免供应商绑定风险,为通信服务提供商与其他客户提供更多选择,同时简化网络部署和故障排除。

 

  • 推出全新英特尔® Agilex® 7 FPGA 和 SoC (AGI 041)
  • 英特尔在巴塞罗那世界移动通信大会 (Mobile World Congress, MWC) 期间宣布推出全新英特尔® Agilex® 7 FPGA 和 SoC (AGI 041),为在现代数据中心、通信和企业网络中创建高速、低时延、安全的基础设施提供支持。这些设备可用于开发先进的 SmartNIC 和基础设施处理单元 (IPU),用以管理高速存储和加速服务器,并可通过多个独立的 PCIe 5.0 端口连接至多个服务器 CPU,同时支持 100G、200G 和 400G 以太网数据中心基础设施连接。
    2023-06-09 427次
  • 英特尔Agilex 7 FPGA F-Tile高速收发器
  • 英特尔发布了英特尔Agilex® 7 FPGA F-Tile,并配备市场领先的现场可编程门阵列(FPGA)收发器。包括数据中心和高速网络。英特尔Agilex 7 FPGA F-Tile为嵌入式、网络和云计算客户而设计。
    2023-03-14 456次

    万联芯微信公众号

    元器件现货+BOM配单+PCBA制造平台
    关注公众号,优惠活动早知道!
    10s
    温馨提示:
    订单商品问题请移至我的售后服务提交售后申请,其他需投诉问题可移至我的投诉提交,我们将在第一时间给您答复
    返回顶部