一、EPM1270T144I5N介绍
厂商型号:EPM1270T144I5N
品牌名称:INTEL(英特尔)
元件类别:CPLD复杂可编程逻辑器件
封装规格:TQFP-144_20x20x05P
型号介绍: 32位通用微控制器
二、EPM1270T144I5N概述
GD32F103RBT6是基于ARMCortextm-M3RISC核心的32位通用微控制器,在处理能力、降低功耗和外围设备设置方面具有最佳比例。Cortextm-m3是下一代处理器的核心,与嵌套矢量中断控制器(NVIC)紧密耦合,Systick计时器和高级调试支持。GD32F103RBT6包含ARMCortexTM-M332位处理器核心,工作在108MHz频率,Flash访问零等待状态,以达到最大效率。它提供高达3MB的片上闪存和高达96KB的SRAM内存。将I/o和外设广泛连接到两个APB总线。该设备最多提供3个12位adc、2个12位dac、10个通用16位计时器、两个基本计时器和两个PWM高级控制计时器、标准和高级通信接口:最多3个spi、2个I'c、3个USARTS、2个UARTS、2个I's、1个USB2.0FS、1个CAN和1个SDIO。温度范围为-40℃~+85℃,电源电压为2.6V~3.6V。在低功耗应用中,几种省电模式提供了最大限度地优化唤醒延迟和功耗的灵活性。
特点:
CPLD成本低,功耗低。
○即时、非易失性结构。
○待机电流低至25μA。
○提供快速传输延迟和时钟到输出时间。
○提供4个全局时钟,每个逻辑阵列块(LAB)提供2个时钟。
不易失性存储的UFM块高达8Kbits。
○多伏特磁芯为设备提供外部电源电压。
3.3V/2.5V或1.8V。
○多伏特I/O、2.5v、1.8v、1.5v逻辑电平的多伏特I/O接口。
○友好的总线架构,包括可编程转换率、驱动强度、
保持总线和可编程上拉电阻。
○Schmitt触发允许噪声容忍输入(每针可编程)
○I/o完全符合外围组件互连的特殊性(Peripheralcomponenenterconectspecial)
PCI本地总线规范兴趣组(PCISIG),3.3-V版2.2。
66兆赫频率。
○支持hot-socketing。
○内置联合测试动作组(JTAG)边界扫描测试(BST)电路。
符合IEEEStd.1149.1-1990标准。
○ISP电路符合IEEE标准1532。
三、EPM1270T144I5N引脚图、原理图、封装图
EPM1270T144I5N引脚图
EPM1270T144I5N电路图(原理图)
EPM1270T144I5N封装图