一、EPM1270T144C5N介绍
厂商型号:EPM1270T144C5N
品牌名称:INTEL(英特尔)
元件类别:CPLD复杂可编程逻辑器件
封装规格:TQFP-144_20x20x05P
型号介绍: 基于行和列的架构自定义逻辑
二、EPM1270T144C5N概述
MAX®II设备包含一个二维的基于行和列的架构来实现自定义逻辑。列和行互连提供逻辑阵列块之间的信号互连(LABs)。逻辑阵列由LAB组成,每个LAB包含10个逻辑元件(LEs)。LE是一个小的逻辑单元,提供用户逻辑功能的有效实现。实验室在整个设备上被分组成行和列。MultiTrack™互连提供实验室之间的快速粒度定时延迟。与全局路由互连结构相比,LEs之间的快速路由为添加的逻辑级别提供了最小的定时延迟。MAX II设备I/O引脚由位于设备外围LAB行和列末端的I/O元件(IOE)提供。每个IOE包含一个双向I/O缓冲区,具有一些高级功能。I/O引脚支持Schmitt触发输入和各种单端标准,如66-MHz, 32位PCI和LVTTL。MAX II设备提供全球时钟网络。全球时钟网络由四个驱动整个设备的全球时钟线组成,为设备内的所有资源提供时钟。全局时钟线也可用于控制信号,如清除,预置,或输出启用。
MAX®II系列瞬变非易失性cpld基于0.18 μ m, 6层金属闪光过程,密度从240到2210逻辑元件(LEs)(128到2210等效宏单元)和8 Kbits的非易失性存储。与其他CPLD架构相比,MAX II器件提供了高I/O计数、快速性能和可靠的匹配。MAX II设备具有MultiVolt™核心、用户闪存(UFM)块和增强的系统内可编程性(ISP),旨在降低成本和功耗,同时为总线桥接、I/O扩展、上电复位(POR)和排序控制以及设备配置控制等应用提供可编程解决方案。
特点:
低成本、低功耗CPLD
●即时性、非易失性架构
●待机电流低至2ma
●提供快速传播延迟和时钟到输出时间
●提供四个全局时钟,每个逻辑阵列有两个时钟可用
块(实验室)
非易失性存储的UFM块高达8 Kbits
●多伏特核心使外部电源电压的装置
3.3 V/2.5 V或1.8 V
●多伏特I/O接口,支持3.3 v、2.5 v、1.8 v、1.5 v逻辑
水平
●总线友好的架构,包括可编程的转换速率,驱动器
强度,总线保持,和可编程上拉电阻
●Schmitt触发允许噪音容忍输入(每个可编程
销)
●完全符合外设组件互连专用
兴趣小组(PCI SIG) PCI本地总线规范,版本2.2
3.3-V工作在66 MHz
●支持hot-socketing
●内置联合测试行动组(JTAG)边界扫描测试(BST)
电路符合IEEE标准1149.1-1990
●ISP电路符合IEEE标准1532
三、EPM1270T144C5N中文参数/资料
系列:MAX® II
封装:144-LQFP
包装:托盘
可编程类型:系统内可编程
延迟时间 tpd(1) 最大值:6.2 ns
供电电压 - 内部:2.5V,3.3V
逻辑元件/块数:1270
宏单元数:980
I/O 数:116
工作温度:0°C ~ 85°C(TJ)
四、EPM1270T144C5N引脚图、原理图、料号解释
EPM1270T144C5N引脚图
EPM1270T144C5N电路图(原理图)
EPM1270T144C5N料号解释